Controlador FUZZY tipo 2 com programação em verilog das funções de pertinência

OrientadorSouza, Gabriel Antônio Fanelli de
CoorientadorMoreno, Robson Luiz
AutorTeixeira, Aline Aires
Data de Acesso2023-09-20T13:18:17Z
Ano de publicação2022por
AbstractThe fuzzy type-2 fuzzy inference system presents a superior performance in relation to other methods for applications in systems with uncertainty. This work presents the architecture of a SIF type-2 that aims to use the trapezoidal membership function that ensures faster and simpler circuits. The architecture implemented in FPGA consists of five blocks, fuzzifier, inference, rule base, type-reductor and defuzzifier. The hardware presented consists of two 8-bit inputs with three trapezoidal membership functions for each input, nine rules and an 8-bit output with three membership functions. The Verilog implementation results are compared with the same architecture implemented in Matlab® using the Toolbox for type-2 fuzzy.eng
ProveniênciaSubmitted by Aline Teixeira (alineairess@hotmail.com) on 2023-09-19T19:22:50Z No. of bitstreams: 1 Controlador Fuzzy Tipo 2 com Programação em Verilog das Funções de Pertinência.pdf: 1972030 bytes, checksum: 81a8a950cc04832a91947d26e9608a16 (MD5)eng
ProveniênciaApproved for entry into archive by Cássio Morais (cassiomorais@ibict.br) on 2023-09-20T13:18:16Z (GMT) No. of bitstreams: 1 Controlador Fuzzy Tipo 2 com Programação em Verilog das Funções de Pertinência.pdf: 1972030 bytes, checksum: 81a8a950cc04832a91947d26e9608a16 (MD5)eng
ProveniênciaMade available in DSpace on 2023-09-20T13:18:17Z (GMT). No. of bitstreams: 1 Controlador Fuzzy Tipo 2 com Programação em Verilog das Funções de Pertinência.pdf: 1972030 bytes, checksum: 81a8a950cc04832a91947d26e9608a16 (MD5) Previous issue date: 2022eng
RegiãoSudestepor
ResumoO Sistema de inferência fuzzy tipo-2 apresenta um desempenho superior em relação a outros métodos para aplicações em sistemas com incerteza. Este trabalho apresenta a arquitetura de um SIF (System Inference Fuzzy) tipo-2 que tem como objetivo utilizar a função de pertinência trapezoidal que garante circuitos mais rápidos e simples. A arquitetura implementada em FPGA (Field Programmable Gate Array) consiste em cinco blocos, fuzzificador, inferência, base de regras, tipo-redutor e defuzzificador. O hardware apresentado consiste em duas entradas de 8 bits com três funções de pertinência trapezoidais para cada entrada, nove regras e uma saída de 8 bits com três funções de pertinência. Os resultados da implementação em Verilog são comparados com a mesma arquitetura implementada no Matlab® utilizando a Toolbox para type-2 fuzzy.por
Agência de financiamentoCoordenação de Aperfeiçoamento de Pessoal de Nível Superior - CAPESpor
Formatoapplication/pdf*
URIhttps://deposita.ibict.br/handle/deposita/431
Idiomaporpor
InstituiçãoUniversidade Federal de Itajubá - UNIFEIpor
PaísBrasilpor
DepartamentoUniversidade Federal de Itajubá - UNIFEIpor
ProgramaIESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informaçãopor
Tipo de acessoopenAccesspor
Palavra ChaveFPGApor
Palavra ChaveFunção de pertinência trapezoidalpor
Palavra ChaveSistema de inferência fuzzy tipo-2por
Área de conhecimento CNPqENGENHARIASpor
Área de conhecimento CNPqENGENHARIA ELÉTRICApor
TítuloControlador FUZZY tipo 2 com programação em verilog das funções de pertinênciapor
TipoDissertaçãopor

Arquivos

Pacote original

Agora exibindo 1 - 1 de 1
Carregando...
Imagem de Miniatura
Nome:
Controlador Fuzzy Tipo 2 com Programação em Verilog das Funções de Pertinência.pdf
Tamanho:
1.88 MB
Formato:
Adobe Portable Document Format
Descrição:

Licença do pacote

Agora exibindo 1 - 1 de 1
Carregando...
Imagem de Miniatura
Nome:
license.txt
Tamanho:
1.82 KB
Formato:
Item-specific license agreed upon to submission
Descrição:

Coleções